L'USRP-LW E320 est un dispositif de radio intégrée (SDR) riche en fonctionnalités et haute performance qui intègre des améliorations optimisées en matière de traitement de flux, de synchronisation, d'intégration,récupération des défauts, et des capacités de gestion à distance.
Frontière RF:Équipé d'un émetteur-récepteur RF AD9361 prenant en charge la configuration MIMO 2×2
Plage de fréquence:70 MHz à 6 GHz avec une bande passante instantanée allant jusqu'à 56 MHz
Unité de traitement:SoC Xilinx Zynq-7045 combinant l'accélération FPGA et le processeur ARM à double noyau pour les modes de fonctionnement autonome ou coopératif
Radio GNU
Les spécifications
Paramètre RF |
Énergie |
||
IIP3 (à une NF typique) |
-20 dBm |
Courant de tension d'entrée en courant continu |
10 à 14 V,3 A |
Puissance de sortie maximale |
> 10 dBm |
Consommation de puissance maximale |
30 W |
Figure du bruit du récepteur |
< 8,5 dB |
Taille |
|
Paramètres du module de conversion |
Taille |
de hauteur inférieure ou égale à: |
|
Taux d'échantillonnage ADC (max) |
61.44 MSps |
Environnement de travail |
|
Résolution de l'ADC |
12 bits |
Plage de température de fonctionnement |
0 à 45°C |
Taux d'échantillonnage DAC |
61.44 MSps |
Plage de température de stockage |
-40 à 85 °C |
Résolution du CAD |
12 bits |
Plage d'humidité de fonctionnement |
10% à 90% |
Taux maximal d'échantillonnage du PC hôte |
61.44 ms/s |
Plage d'humidité de stockage |
5% à 95% |
R/N | USRP-LW X310 | USRP-LW N321 | USRP-LW N310 | USRP-LW N210 | USRP-LW E310 | USRP-LW B210 | Le modèle USRP-LW B205 (module) | USRP-LW B205 (plateforme) |
En photo |
|
|
|
|
|
|
|
|
Plage de fréquences | DC-6GHz | 3 MHz à 6 GHz | 10 MHz à 6 GHz | DC-6GHz | 70 MHz à 6 GHz | |||
Le tableau de bord RF | Soutenir deux filiales | Deux plateaux intégrés (non remplaçables) | Deux plateaux intégrés (non remplaçables) | Soutenir une filiale | Non supporté | |||
Max. largeur de bande | 160 MHz chacune | 200 MHz chacune | 100 MHz chacune |
Largeur de 8 bits:80 MHz Largeur de 16 bits:25 MHz |
56 MHz chacune | |||
Les canaux N°. | 2T2R | 2T2R | 4T4R | 1T1R | 2T2R | 2T2R | 1T1R | 1T1R |
Le numéro d'enregistrement |
Le nombre de points de contrôle doit être le même que le nombre de points de contrôle. Les DAC: AD9146 |
Les dépôts doivent être effectués à l'aide d'un système de dépôt de données. Les DAC:DAC37J82 |
AD9371
|
Le nombre d'émissions de CO2 est déterminé par la méthode suivante:
|
AD9361 ADCs:12-bit 61,44 ms/s DACs:12-bit 61,44 ms/s |
AD9364 Les ADC: 12 places 61,44 ms/s DACs: 12 places à 61,44 ms/s |
||
Modèle FPGA | Je suis désolée. | Le Xilinx Zynq-7100 SoC est un FPGA | Le Xilinx Zynq-7100 SoC est un FPGA | Le Xilinx Spartan XC3SD3400A est un appareil qui est utilisé pour le traitement de l'eau. | Le Xilinx Zynq 7020 SoC est un FPGA. | Le Xilinx Spartan 6 XC6SLX150 | Le Xilinx XC7AT200 | Xilinx Artix 7 est utilisé |
Interface de données | Je suis gigue Le port,le port 10GbE,
Le code de l'entreprise
|
Je suis gigue Le port,le port 10GbE,
Le nombre de points d'interférence est déterminé par le nombre de points d'interaction.
Une clé USB.
micro-États-Unis
|
Je suis gigue Le port,le port 10GbE,
A-USB, micro-USB
|
Port Ethernet Gigabit | Un port Ethernet, une clé USB2.0 | Une clé USB 3.0 | ||
Taille (mm) | 290*225*45 | 380*220*45 | 425*220*45 | 225*165*62 | 133*68*26 | 179*127*48 | 107*65*20 | 104*57 |
Prix unitaire | 9999 | 23999 | 17999 | 3699 | 5999 | 2199 | 2199 | 599 |
Qui sommes-nous?
Le fournisseur de logiciels et d'équipements de radio en Chine depuis 2012, les produits les plus vendus comprennent:
Pourquoi nous?
Contactez-nous
N'hésitez pas à me contacter si vous avez besoin de plus d'informations.
L'USRP-LW E320 est un dispositif de radio intégrée (SDR) riche en fonctionnalités et haute performance qui intègre des améliorations optimisées en matière de traitement de flux, de synchronisation, d'intégration,récupération des défauts, et des capacités de gestion à distance.
Frontière RF:Équipé d'un émetteur-récepteur RF AD9361 prenant en charge la configuration MIMO 2×2
Plage de fréquence:70 MHz à 6 GHz avec une bande passante instantanée allant jusqu'à 56 MHz
Unité de traitement:SoC Xilinx Zynq-7045 combinant l'accélération FPGA et le processeur ARM à double noyau pour les modes de fonctionnement autonome ou coopératif
Radio GNU
Les spécifications
Paramètre RF |
Énergie |
||
IIP3 (à une NF typique) |
-20 dBm |
Courant de tension d'entrée en courant continu |
10 à 14 V,3 A |
Puissance de sortie maximale |
> 10 dBm |
Consommation de puissance maximale |
30 W |
Figure du bruit du récepteur |
< 8,5 dB |
Taille |
|
Paramètres du module de conversion |
Taille |
de hauteur inférieure ou égale à: |
|
Taux d'échantillonnage ADC (max) |
61.44 MSps |
Environnement de travail |
|
Résolution de l'ADC |
12 bits |
Plage de température de fonctionnement |
0 à 45°C |
Taux d'échantillonnage DAC |
61.44 MSps |
Plage de température de stockage |
-40 à 85 °C |
Résolution du CAD |
12 bits |
Plage d'humidité de fonctionnement |
10% à 90% |
Taux maximal d'échantillonnage du PC hôte |
61.44 ms/s |
Plage d'humidité de stockage |
5% à 95% |
R/N | USRP-LW X310 | USRP-LW N321 | USRP-LW N310 | USRP-LW N210 | USRP-LW E310 | USRP-LW B210 | Le modèle USRP-LW B205 (module) | USRP-LW B205 (plateforme) |
En photo |
|
|
|
|
|
|
|
|
Plage de fréquences | DC-6GHz | 3 MHz à 6 GHz | 10 MHz à 6 GHz | DC-6GHz | 70 MHz à 6 GHz | |||
Le tableau de bord RF | Soutenir deux filiales | Deux plateaux intégrés (non remplaçables) | Deux plateaux intégrés (non remplaçables) | Soutenir une filiale | Non supporté | |||
Max. largeur de bande | 160 MHz chacune | 200 MHz chacune | 100 MHz chacune |
Largeur de 8 bits:80 MHz Largeur de 16 bits:25 MHz |
56 MHz chacune | |||
Les canaux N°. | 2T2R | 2T2R | 4T4R | 1T1R | 2T2R | 2T2R | 1T1R | 1T1R |
Le numéro d'enregistrement |
Le nombre de points de contrôle doit être le même que le nombre de points de contrôle. Les DAC: AD9146 |
Les dépôts doivent être effectués à l'aide d'un système de dépôt de données. Les DAC:DAC37J82 |
AD9371
|
Le nombre d'émissions de CO2 est déterminé par la méthode suivante:
|
AD9361 ADCs:12-bit 61,44 ms/s DACs:12-bit 61,44 ms/s |
AD9364 Les ADC: 12 places 61,44 ms/s DACs: 12 places à 61,44 ms/s |
||
Modèle FPGA | Je suis désolée. | Le Xilinx Zynq-7100 SoC est un FPGA | Le Xilinx Zynq-7100 SoC est un FPGA | Le Xilinx Spartan XC3SD3400A est un appareil qui est utilisé pour le traitement de l'eau. | Le Xilinx Zynq 7020 SoC est un FPGA. | Le Xilinx Spartan 6 XC6SLX150 | Le Xilinx XC7AT200 | Xilinx Artix 7 est utilisé |
Interface de données | Je suis gigue Le port,le port 10GbE,
Le code de l'entreprise
|
Je suis gigue Le port,le port 10GbE,
Le nombre de points d'interférence est déterminé par le nombre de points d'interaction.
Une clé USB.
micro-États-Unis
|
Je suis gigue Le port,le port 10GbE,
A-USB, micro-USB
|
Port Ethernet Gigabit | Un port Ethernet, une clé USB2.0 | Une clé USB 3.0 | ||
Taille (mm) | 290*225*45 | 380*220*45 | 425*220*45 | 225*165*62 | 133*68*26 | 179*127*48 | 107*65*20 | 104*57 |
Prix unitaire | 9999 | 23999 | 17999 | 3699 | 5999 | 2199 | 2199 | 599 |
Qui sommes-nous?
Le fournisseur de logiciels et d'équipements de radio en Chine depuis 2012, les produits les plus vendus comprennent:
Pourquoi nous?
Contactez-nous
N'hésitez pas à me contacter si vous avez besoin de plus d'informations.