Nom De Marque: | Luowave |
Numéro De Modèle: | E310 |
Nombre De Pièces: | 1 morceau |
Prix: | USD |
Délai De Livraison: | Marchandises de tache ou 30 jours |
Conditions De Paiement: | T/T |
Série incluse USRP-LW E310
L'USRP-LW E310 est un dispositif inclus de DTS. L'AD9361 rf a placé l'unité analogique soutient 2x2 MIMO avec une plage de fréquence de 70 gigahertz MHz-6 et d'une largeur de bande passagère de 56 mégahertz. Avec une taille de puissance de 133 x 68 x 26,4 millimètres et aussi bas que 2-6 watts, c'est un dispositif mobile et inclus de DTS avec les avantages de la puissance et de la petite taille légères et petites. Le traitement de bande de base est couru sur un Zynq reconfigurable 7020 IC combinant Xilinx 7 séries FPGAs avec les processeurs intégrés du BRAS A9 de double-noyau. Utilisant le système d'exploitation de Linux. Comme tous les dispositifs d'USRP, l'architecture de logiciel libre fournit des conducteurs de soutien de croix-plate-forme et de matériel d'USRP (UHDs). Appuis d'UHD la plupart des applications et cadres de DTS tels que la radio de GNU.
Caractéristiques principales :
Paramètres relatifs :
Catégorie de paramètre | valeur numérique | unité | Catégorie de paramètre | valeur numérique | unité |
Entrée-sortie | Paramètres d'optimisation du traitement de rf | ||||
Entrée de tension CC | 5-15 | V | Plage de fréquence | 70-6000 | Mégahertz |
Puissance | 2-6 | W | De puissance de sortie | >10 | dBm |
Paramètres de module de converti | Écrivez un point de troisième ordre d'interception | -20 | dBm | ||
Taux d'échantillonnage de CDA (maximum | 61,44 | MS/s | Chiffre de bruit | <8> | DB |
Résolution de CDA | 12 | peu | Propriétés physiques | ||
Taux d'échantillonnage de DAC | 61,44 | MS/s | taille | 133×68×26.4 | cm |
Résolution de DAC | 12 | peu | poids | 375 | g |
Exactitude locale de vibration | 2,0 | page par minute |
Description de représentation :
L'émetteur-récepteur AD9361 sur l'embout avant de rf fournit la largeur de bande instantanée de jusqu'à 56 mégahertz, couvre une plage de fréquence de 70 gigahertz MHz-6, et soutient 2X2 MIMO. Les batteries de filtres de présélection de rf à l'embout avant du transmettent et reçoivent des liens pour augmenter la sélectivité de fréquence.
Le processeur de bande de base emploie le Xilinx Zynq 7020 SoC pour fournir le calcul FPGA-accéléré, combiné avec l'opération indépendante soutenue par une unité centrale de traitement de BRAS de double-noyau. L'USRP-LW E310 intègre une quantité de périphériques tels qu'un récepteur intégré de GPS pour la conscience d'emplacement et la synchronisation, et un double port de centre serveur d'USB pour le stockage prolongé et d'autres unités d'E/S. Utilisant les dispositifs disponibles immédiatement, les utilisateurs peuvent rapidement prototype et développer des applications incluses.
L'USRP a enfoncé la famille emploie une distribution adaptée aux besoins du client de Linux du cadre d'OpenEmbedded pour répondre aux besoins spécifiques de l'application. Le système d'exploitation de défaut vient préinstallé avec le logiciel de Driver™ de matériel d'USRP (UHD) et les tiers instruments de développement tels que la radio de GNU. L'E310 soutient également la technologie de RFNoC, un cadre de développement de RFNoC FPGA capable d'exécuter des calculs en temps réel et de répondre aux exigences du traitement des signaux à large bande.
Cadre de système d'exploitation et de développement
système d'exploitation | OpenEmbedded Linux (préinstallé). |
Cadre de développement de logiciel |
UHD (préinstallé). Radio de GNU (préinstallée). Xilinx ISE Design Suite |
Nom De Marque: | Luowave |
Numéro De Modèle: | E310 |
Nombre De Pièces: | 1 morceau |
Prix: | USD |
Détails De L'emballage: | Boîte de papier \ carton de papier |
Conditions De Paiement: | T/T |
Série incluse USRP-LW E310
L'USRP-LW E310 est un dispositif inclus de DTS. L'AD9361 rf a placé l'unité analogique soutient 2x2 MIMO avec une plage de fréquence de 70 gigahertz MHz-6 et d'une largeur de bande passagère de 56 mégahertz. Avec une taille de puissance de 133 x 68 x 26,4 millimètres et aussi bas que 2-6 watts, c'est un dispositif mobile et inclus de DTS avec les avantages de la puissance et de la petite taille légères et petites. Le traitement de bande de base est couru sur un Zynq reconfigurable 7020 IC combinant Xilinx 7 séries FPGAs avec les processeurs intégrés du BRAS A9 de double-noyau. Utilisant le système d'exploitation de Linux. Comme tous les dispositifs d'USRP, l'architecture de logiciel libre fournit des conducteurs de soutien de croix-plate-forme et de matériel d'USRP (UHDs). Appuis d'UHD la plupart des applications et cadres de DTS tels que la radio de GNU.
Caractéristiques principales :
Paramètres relatifs :
Catégorie de paramètre | valeur numérique | unité | Catégorie de paramètre | valeur numérique | unité |
Entrée-sortie | Paramètres d'optimisation du traitement de rf | ||||
Entrée de tension CC | 5-15 | V | Plage de fréquence | 70-6000 | Mégahertz |
Puissance | 2-6 | W | De puissance de sortie | >10 | dBm |
Paramètres de module de converti | Écrivez un point de troisième ordre d'interception | -20 | dBm | ||
Taux d'échantillonnage de CDA (maximum | 61,44 | MS/s | Chiffre de bruit | <8> | DB |
Résolution de CDA | 12 | peu | Propriétés physiques | ||
Taux d'échantillonnage de DAC | 61,44 | MS/s | taille | 133×68×26.4 | cm |
Résolution de DAC | 12 | peu | poids | 375 | g |
Exactitude locale de vibration | 2,0 | page par minute |
Description de représentation :
L'émetteur-récepteur AD9361 sur l'embout avant de rf fournit la largeur de bande instantanée de jusqu'à 56 mégahertz, couvre une plage de fréquence de 70 gigahertz MHz-6, et soutient 2X2 MIMO. Les batteries de filtres de présélection de rf à l'embout avant du transmettent et reçoivent des liens pour augmenter la sélectivité de fréquence.
Le processeur de bande de base emploie le Xilinx Zynq 7020 SoC pour fournir le calcul FPGA-accéléré, combiné avec l'opération indépendante soutenue par une unité centrale de traitement de BRAS de double-noyau. L'USRP-LW E310 intègre une quantité de périphériques tels qu'un récepteur intégré de GPS pour la conscience d'emplacement et la synchronisation, et un double port de centre serveur d'USB pour le stockage prolongé et d'autres unités d'E/S. Utilisant les dispositifs disponibles immédiatement, les utilisateurs peuvent rapidement prototype et développer des applications incluses.
L'USRP a enfoncé la famille emploie une distribution adaptée aux besoins du client de Linux du cadre d'OpenEmbedded pour répondre aux besoins spécifiques de l'application. Le système d'exploitation de défaut vient préinstallé avec le logiciel de Driver™ de matériel d'USRP (UHD) et les tiers instruments de développement tels que la radio de GNU. L'E310 soutient également la technologie de RFNoC, un cadre de développement de RFNoC FPGA capable d'exécuter des calculs en temps réel et de répondre aux exigences du traitement des signaux à large bande.
Cadre de système d'exploitation et de développement
système d'exploitation | OpenEmbedded Linux (préinstallé). |
Cadre de développement de logiciel |
UHD (préinstallé). Radio de GNU (préinstallée). Xilinx ISE Design Suite |