Nom De Marque: | Luowave |
Numéro De Modèle: | SDR-LW 2974 (version renforcée d'ordinateur portable) |
Nombre De Pièces: | 1 morceau |
Prix: | USD |
Délai De Livraison: | Marchandises de tache ou 30 jours |
Conditions De Paiement: | T/T |
SDR-LW 2974 est un dispositif autonome inclus de DTS de haute performance, il se compose d'un processeur, d'un FPGA et d'un rf à bord d'entrée. Le produit a le processeur intégré d'Intel i7, 500GB LE disque transistorisé, la mémoire 16GB.
La gamme de bande de fréquence de fonctionnement de 10MHz à 6GHz, la largeur de bande maximum est 160MHz.
Il a les interfaces ultra-rapides alternatives de multipule (PCIe, Gigabit Ethernet et 10 Gigabit Ethernet), aussi bien qu'un Kintex-7 riche en ressources et utilisateur-programmable FPGA.
Comme tous les autres dispositifs d'USRP, ce produit adopter un conducteur ouvert de la croix-plate-forme UHD de source, qui soutiennent la plupart des applications et cadres de DTS, tels que la radio de GNU.
SDR-LW 2974 est un prototype idéal pour établir une série d'applications avancées de recherches, échantillonnage y compris la simulation de LTE indépendant ou de 802,11 dispositifs, le développement d'algorithme moyen du contrôle d'accès (MAC), le système à entrées multiples de la sortie de multipult (MIMO), le réseau hetergeneous, la transmission de LTE, de rf compression, télédétection spectrale, beamforming par radio congnitive et goniométrie.
Comme le noyau de traitement numérique de SDR-LW 2974, Xilinx Kintex-7 410T fournit la connexion ultra-rapide directe de tous les composants importants, y compris le rf d'entrée, l'interface de centre serveur et la mémoire DDR3. Le défaut FPGA fournit tous les modules d'UHD pour la vers le bas-conversion numérique et la -conversion numérique, la fréquence fine accordant, et quelques autres funtions de DSP. Les utilisateurs peuvent tirer profit de l'espace libre abondant de FPGA et du cadre de développement par USRP pour développer et mettre en application leur propre DSP traitant des modules.
processeur i7, avec l'OS de temps réel de Ni Linux |
Interface de JTAG |
Interface de la GEN x4 de PCIe | |
500GB disque transistorisé, mémoire 16GB |
2 de l'interface d'USB 3,0, 2 de l'interface d'USB 2,0 |
Plage de fréquence fonctionnante de 10Mhz à 6GHz |
double SPF+port |
Largeur de bande instantanée jusqu'à de 160M par canal |
bulid-dans Xilinx Kintex-7 FPGA |
2RTX a soutenu |
La référence externe d'horloge et le PPS ont soutenu |
Cadre de développement de RFNoC FPGA |
La radio de GNU a soutenu |
Index de rf
Nom De Marque: | Luowave |
Numéro De Modèle: | SDR-LW 2974 (version renforcée d'ordinateur portable) |
Nombre De Pièces: | 1 morceau |
Prix: | USD |
Détails De L'emballage: | Boîte de papier \ carton de papier |
Conditions De Paiement: | T/T |
SDR-LW 2974 est un dispositif autonome inclus de DTS de haute performance, il se compose d'un processeur, d'un FPGA et d'un rf à bord d'entrée. Le produit a le processeur intégré d'Intel i7, 500GB LE disque transistorisé, la mémoire 16GB.
La gamme de bande de fréquence de fonctionnement de 10MHz à 6GHz, la largeur de bande maximum est 160MHz.
Il a les interfaces ultra-rapides alternatives de multipule (PCIe, Gigabit Ethernet et 10 Gigabit Ethernet), aussi bien qu'un Kintex-7 riche en ressources et utilisateur-programmable FPGA.
Comme tous les autres dispositifs d'USRP, ce produit adopter un conducteur ouvert de la croix-plate-forme UHD de source, qui soutiennent la plupart des applications et cadres de DTS, tels que la radio de GNU.
SDR-LW 2974 est un prototype idéal pour établir une série d'applications avancées de recherches, échantillonnage y compris la simulation de LTE indépendant ou de 802,11 dispositifs, le développement d'algorithme moyen du contrôle d'accès (MAC), le système à entrées multiples de la sortie de multipult (MIMO), le réseau hetergeneous, la transmission de LTE, de rf compression, télédétection spectrale, beamforming par radio congnitive et goniométrie.
Comme le noyau de traitement numérique de SDR-LW 2974, Xilinx Kintex-7 410T fournit la connexion ultra-rapide directe de tous les composants importants, y compris le rf d'entrée, l'interface de centre serveur et la mémoire DDR3. Le défaut FPGA fournit tous les modules d'UHD pour la vers le bas-conversion numérique et la -conversion numérique, la fréquence fine accordant, et quelques autres funtions de DSP. Les utilisateurs peuvent tirer profit de l'espace libre abondant de FPGA et du cadre de développement par USRP pour développer et mettre en application leur propre DSP traitant des modules.
processeur i7, avec l'OS de temps réel de Ni Linux |
Interface de JTAG |
Interface de la GEN x4 de PCIe | |
500GB disque transistorisé, mémoire 16GB |
2 de l'interface d'USB 3,0, 2 de l'interface d'USB 2,0 |
Plage de fréquence fonctionnante de 10Mhz à 6GHz |
double SPF+port |
Largeur de bande instantanée jusqu'à de 160M par canal |
bulid-dans Xilinx Kintex-7 FPGA |
2RTX a soutenu |
La référence externe d'horloge et le PPS ont soutenu |
Cadre de développement de RFNoC FPGA |
La radio de GNU a soutenu |
Index de rf