Détails sur le produit:
|
Surligner: | radios 50MS/s définies par logiciel,Largeur de bande élevée d'USRP B210,Le logiciel 50MS/S a défini les radios ETTUS |
---|
Le logiciel a défini la radio, USRP-LW B210, compatible avec ETTUS USRP B210
Aperçu de produit
L'USRP-LW N210 fournit la largeur de bande élevée, capacité de traitement haut-dynamique de gamme. L'USRP-LW N210 est prévu pour des applications de communications exigeantes exigeant ce type de développement rapide. L'architecture de produit inclut un Xilinx® Spartan® 3A-DSP 3400 FPGA, 100 MS/s double CDA, 400 MS/s double DAC et connectivité de Gigabit Ethernet pour couler des données à et des processeurs hôte. Une conception modulaire permet à l'USRP N210 de fonctionner à partir du C.C à 6 gigahertz, alors qu'un port d'expansion permet aux dispositifs multiples de série d'USRP-LW N210 d'être synchronisés et utilisés dans une configuration de MIMO. L'USRP-LW N210 peut couler jusqu'à 50 MS/s à et des applications de centre serveur. Les utilisateurs peuvent mettre en application des fonctions faites sur commande dans le tissu de FPGA, ou dans le RISC à 32 bits intégré softcore. FPGA offre également le potentiel de traiter jusqu'à 100 MS/s dans pour transmettre et recevoir des directions. Les progiciels de FPGA peuvent être rechargés par l'interface de Gigabit Ethernet.
L'USRP-LW N210 est une version augmentée de l'USRP N200 qui inclut plus grand FPGA. Ceci permet à des utilisateurs d'entrer la fonctionnalité supplémentaire dans FPGA, augmentant la capacité de traitement maximum jusqu'à 100 MS/s dans les deux directions tout en offrant des améliorations potentielles en traitant la latence.
Caractéristiques principales :
1. Débit de transmission maximum : 50MS/s
2. Connexion de Gigabit Ethernet
3. Le câble de MIMO basé sur connexion sur seulement un lien simple d'émetteur-récepteur par USRP-LW N210, ainsi construction de MIMO doit être construit par deux USRP-LW ou plus N210s
4. À bord du traitement de FPGA
5.FPGA : Xilinx XC3SD3400A spartiate
6. CDA : 14 bits 100 MS/s
7. DACs : 16 bits - 400 MS/s
8. Capacité de fermer à clef une horloge de référence externe de 5 ou 10 mégahertz
9. Horloge servo interne facultative de GPS – USRP-LW N210 GPSDO
Schéma de principe
Représentation détaillée :
Une conception modulaire permet à l'USRP-LW N210 de fonctionner à partir du C.C à 6 gigahertz, alors qu'un port d'expansion permet aux dispositifs multiples de série d'USRP-LW N210 d'être synchronisés et utilisés dans une configuration de MIMO. Un module facultatif de GPSDO peut également être utilisé pour discipliner l'horloge de référence d'USRP-LW N210 à moins de 0,01 pages par minute de la norme mondiale de GPS. L'USRP-LW N210 peut couler jusqu'à 50 MS/s à et des applications de centre serveur. Les utilisateurs peuvent mettre en application des fonctions faites sur commande dans le tissu de FPGA, ou dans le RISC à 32 bits intégré softcore. L'USRP-LW N210 fournit plus grand FPGA que l'USRP-LW N200 pour des applications exigeant la logique supplémentaire, la mémoire et les ressources de DSP. FPGA offre également le potentiel de traiter jusqu'à 100 MS/s dans pour transmettre et recevoir des directions. Les progiciels de FPGA peuvent être rechargés par l'interface de Gigabit Ethernet.
Paramètres techniques :
Inclus dans cet équipement :
1. USRP-LW N210
2. 2 câbles de SMA-cloison étanche
3. 1 câble de Gigabit Ethernet
Personne à contacter: Mr. Chen
Téléphone: 18062514745